Die 4 Threads sind reine Spekulation. Davon abgesehen hat AMD ausgehend von Zen 2 für Zen 3 m.M.n. genug Ausbaumöglichkeiten, die weniger aufwendig sind und mehr bringen als diese Lösung. Für 4 Threads müßte die ganze Zen-Architektur neu designt werden, dual Multithreading ist ein ziemlich grundlegender Bestandteil der Architektur. Das ist nicht zu vergleichen mit einer Vergrößerung der Caches oder dem Aufmotzen des AVX-Moduls.
Hier mal ein paar Ansätze, die weniger schwierig wären: AVX weiter ausbauen und Intel an der Front einholen, DDR5-RAM, Mehr Kerne, viel mehr Cache (HBM), schnellere, breitere & effizientere Interconnects. Wir wissen dass der SP3 Sockel noch Platz für mehr Chiplets hat. Wir wissen, dass 7nm+ die Energieffizienz verbessert und damit auch Platz im Power Budget des SP3 Sockels frei wird. Wir wissen auch, dass AMD und TSMC an fortschrittlichen Interposern forschen und ein Teil der Funktionen des I/O-Dies in einen aktiven Interposer wandern können. So ein aktiver Silizium-Interposer würde wiederum Platz auf der Chiplet-Ebene und im Power Budget machen. Allein schon ein passiver Silizium-Interposer würde HBM als Mega-Cache auf dem Sockel ermöglichen, die IF-Interconnects und die CPU als Ganzes viel effizienter machen. |